Indexed by:
Abstract:
数字通信系统能否有效、可靠地工作,在很大程度上取决于它是否有良好的同步系统.目前广泛应用的现场可编程门阵列(FPGA)具有强大的行为描述能力和丰富的仿真语句Verilog HDL,其在电子系统设计中得到了广泛的应用.讨论了一种在FPGA上具体实现PCM数字分接的方法,设计并实现了复帧、子帧同步等关键技术,从而完成对数据可靠的解调.提供了一种可靠的模型,并使用FPGA作为实现平台,缩短了开发周期.最后对成果进行了验证,并给出了仿真和验证结果.
Keyword:
Reprint Author's Address:
Email:
Source :
测控技术
ISSN: 1000-8829
Year: 2013
Issue: 2
Volume: 32
Page: 27-29,35
Cited Count:
WoS CC Cited Count: 0
SCOPUS Cited Count:
ESI Highly Cited Papers on the List: 0 Unfold All
WanFang Cited Count: 4
Chinese Cited Count:
30 Days PV: 9
Affiliated Colleges: