Indexed by:
Abstract:
设计并实现了一种基于FPGA的高速数据采集系统,后端系统用于采集目标ADC芯片的数字输出,将采集后的数据传输至PC机再进行分析。数据采集系统采用DDR2SDRAM存储、千兆以太网(GigabitEthernet,GE)传输设计,在A1teraStratixIIIFPGA平台上进行了测试与应用,最终成功采集1GByte的数据,连续没有教据丢失。
Keyword:
Reprint Author's Address:
Email:
Source :
中国集成电路
ISSN: 1681-5289
Year: 2012
Issue: 6
Page: 44-48,58
Cited Count:
WoS CC Cited Count: 0
SCOPUS Cited Count:
ESI Highly Cited Papers on the List: 0 Unfold All
WanFang Cited Count: 5
Chinese Cited Count:
30 Days PV: 12
Affiliated Colleges: