Abstract:
本论文完成了一个基于FPGA的嵌入式32位RJSC微处理器的设计,命名为Vidar。论文对Vidar的5级流水线结构、设计流程、设计思想和设计结果进行了讨论。Vidar指令集参考了现有的通用处理器和嵌入式处理器的指令集,保留了诸如Branch和Load/Store等基本的RISC指令。同时提出了流水线中的相关性问题——结构相关、控制相关和数据相关,并使用指令预测(Predict)和指令前推(Forwarding)的方法解决了相关性问题。Vidar的设计在Xilinx公司Spartan-IIE系列的FPGA上得到实现。为了评价微处理器的性能,Vidar完成了32阶FIR滤波器的运算程序。通过和M...
Keyword:
Reprint Author's Address:
Email:
Source :
Year: 2004
Language: Chinese
Cited Count:
WoS CC Cited Count: 0
SCOPUS Cited Count:
ESI Highly Cited Papers on the List: 0 Unfold All
WanFang Cited Count:
Chinese Cited Count:
30 Days PV: 13
Affiliated Colleges: