Indexed by:
Abstract:
本发明公开了一种基于布线轨道的SoC芯片供电带设计优化方法,属于芯片设计领域,所有的金属线要布在布线轨道上,每层金属线对应一组布线轨道;布线轨道是没有实际宽度的;两条布线轨道之间有间距,称为节距;节距的大小等于金属线最小间距与金属线最小宽度的和;实际的金属线是有宽度的,默认的信号金属线是最小宽度,占用一条布线轨道;供电带金属线由于需要承受足够的电流,宽度比较大,占用数条布线轨道。该方法在保证电压降的基础上,充分利用布线轨道,将供电带设计简化为两个参数的选取,既减少了传统设计方法对布线资源的占用,也简化了供电带设计过程,提高了整个SoC芯片的布线质量。
Keyword:
Reprint Author's Address:
Email:
Patent Info :
Type: 发明申请
Patent No.: CN201610592953.0
Filing Date: 2016-07-25
Publication Date: 2016-12-21
Pub. No.: CN106250596A
Applicants: 北京工业大学
Legal Status: 驳回
Cited Count:
WoS CC Cited Count: 0
SCOPUS Cited Count:
ESI Highly Cited Papers on the List: 0 Unfold All
WanFang Cited Count:
Chinese Cited Count:
30 Days PV: 2
Affiliated Colleges: