• Complex
  • Title
  • Keyword
  • Abstract
  • Scholars
  • Journal
  • ISSN
  • Conference
搜索

Author:

万志江 (万志江.)

Indexed by:

CQVIP PKU CSCD

Abstract:

  针对传统的用单片机和 DDS 芯片设计高频信号发生器的方法具有的硬件结构复杂、人机交互性差和低可移植性等问题,提出了一种实现高频信号发生器功能的直接数字频率合成器(DDS)IP 软核的设计方法。本设计首先通过加权的方法实现十进制向二进制的转换,提高 IP 核的人机交互性,并引入 streamlined 算法在 FPGA 上实现频率控制字产生单元,解决传统设计中硬件结构复杂的问题。然后,在 ISE 设计平台上采用 Verilog HDL 硬件描述语言进行 DDS 行为描述,连接频率控制字产生单元,实现一个可重载的 DDS IP 软核。最后,在 XILINX SEED XDTK V5实验平台上对 IP 核进行板级验证。验证结果表明,此 IP 核具有良好的人机交互性和可移植性,能够很好的满足实际应用。

Keyword:

快速进位链 人机交互 DDS IP 核 streamlined

Author Community:

  • [ 1 ] [万志江]北京工业大学

Reprint Author's Address:

Email:

Show more details

Related Keywords:

Source :

微电子学与计算机

ISSN: 1000-7180

Year: 2013

Issue: 8

Page: 98-102

Cited Count:

WoS CC Cited Count: 0

SCOPUS Cited Count:

ESI Highly Cited Papers on the List: 0 Unfold All

WanFang Cited Count: 9

Chinese Cited Count:

30 Days PV: 18

Affiliated Colleges:

Online/Total:382/10507420
Address:BJUT Library(100 Pingleyuan,Chaoyang District,Beijing 100124, China Post Code:100124) Contact Us:010-67392185
Copyright:BJUT Library Technical Support:Beijing Aegean Software Co., Ltd.